цифровая обработка сигнала. ПЗ исправленный!. Анализ технического задания
Скачать 3.62 Mb.
|
4 Разработка алгоритмов работы и особенности фукционирования4.1.HOST-интерфейсHost-интерфейс со стороны процессора DSP Процессор DSP рассматривает HI как периферийное устройство, занимающее три 24-битных слова пространства памяти данных. DSP может использовать HI как обычную периферию, входящую в карту памяти. Отдельные регистры приемника и передатчика данных имеют двойную буферизацию, что существенно повышает скорость передачи данных. Регистры интерфейса доступны с помощью стандартных инструкций и режимов адресации. При программном и аппаратном сбросе HI запрещен, и порт В используется для стандартного ввода/вывода. Host-интерфейс со стороны host-npoцeccopa HI оперирует host-процессором, как 8 словами статической памяти разрядность 8 бит. Host-npoцeccop может работать с интерфейсом асинхронно с использованием техники опроса или с использованием прерываний. Отдельные регистры приемника и передатчика данных имеютдвойную буферизацию, что существенно повышает скорость передачи данных. HI содержит простейший контроллер ПДП, генерирующий адреса (НА0-НА2) для регистров TX/RX. Рис.4.1.1. Режимы первоначальной загрузки DSP56002 В данной курсовой работе мы выбрали режим 5, то есть режим загрузки по HOST-интерфейсу. Рис.4.1.2. Программная модель HOST-процессора. |