Реферат по к580. К580 теория. 1. микропроцессорные устройства 1 Структура микропроцессорного устройства
Скачать 237.5 Kb.
|
1 2 1 FETCH Цикл М1 приема первого байта команды врегистр IR . 2 MEMORY_READ Цикл чтения данных из памяти по адресу, определяемому PC, BC, DE, HL. 3 MEMORY_WRITE Цикл записи данных в память по адресу, определяемому BC, DE, HL, SP. 4 STACK-READ Цикл чтения из стека, чтение памяти по адресу, определяемому SP. 5 STACK-WRITE Цикл записи в стек, запись в память по адресу, определяемому SP. 6 INPUT Цикл ввода данных из порта в аккумулятор А. 7 OUTPUT Цикл вывода данных из аккумулятора в порт. 8 INTERRUPT-M1 Первый цикл подтверждения прерывания . 9 HALT Цикл останова. 10 HALT-INTERRUPT Первый цикл подтверждения прерываний в состоянии останова. 11 INTERRUPT Второй и третий циклы подтверждения прерывания. Рассмотрим средства управления МПС на микропроцессоре ВМ80. Структурная схема ядра системы, приведенная на рис.2.9, состоит из следующих блоков: - Микропроцессора ВМ80 (КР580ВМ80). - Генератора тактовых импульсов на микросхеме ГФ24 (КР580ГФ24). - Системного контроллера ВК28 или ВК38 (КР580ВК28, КР580ВК38). - Буферных регистров ИР82 (КР580ИР82). - Программируемого контроллера прерываний ВН59 (КР580ВН59). - Блоков оперативной и постоянной памяти (RAM, ROM). - Устройств ввода-вывода. Назначение линий управления F1 и F2 Это входные линии приема взаимно противофазных сигналов тактирования МП. Поступают с генератора тактовых импульсов (рис.2.19). SYNC Выходная линия, на которую микропроцессор в начале каждого машинного цикла формирует сигнал синхронизации устройств, входящих в систему. Ready Входная линия приема МП сигнала от ВУ, информирующих о готовности принять или выдать данные (высоким уровнем). WAIT Выходная линия, на которую МП выставляет сигнал ожидания (высокий уровень), если в такте Т2 отсутствует высокий уровень на линии Ready. Reset По этой линии поступает сигнал установки МП в исходное состояние. При этом в программный счетчик РС загружается стартовый адрес РС=0000h, с которого начинается пусковая программа. В регистр команд IR записывается код пустой команды NOP, т.е. IR=00h. Внутренние триггеры “разрешение прерывания” и “подтверждение захвата шины” устанавливаются в нулевое состояние. Состояние РОН и регистра признаков F по сигналу Reset не изменяется. INT Линия приема сигнала запроса на прерывание от ВУ. МП анализирует состояние этой линии в конце текущей команды или в состояние “Останов”. И если внутренний триггер “разрешения прерываний” установлен в состояние “разрешено” (командой EI), то МП формирует машинные циклы обработки прерывания, выставляя на шину данных байт состояния SB, на основе которого системный контроллер (рис.2.19) вырабатывает сигналы INTA #. INTE Выходная линия, на которую МП формирует сигнал “разрешение прерывания”. HOLD Входная линия приема сигнала запроса шин, поступающая от ВУ. HLDA Выходная линия, на которую микропроцессор выставляет сигнал “подтверждение захвата шин” в ответ на сигнал HOLD. При этом буферы на шинах адреса и данных устанавливает в Z-состояние. DBIN Выходная линия, на которую МП формирует сигнал высокого уровня при выполнении команд чтения памяти или УВВ. WR# Выходная линия. При выполнении команд записи в память или УВВ МП выставляет сигнал низкого уровня. Генератор тактовых импульсов формирует две взаимно противофазные импульсные последовательности F1 и F2. Микропроцессор воспринимает эти тактирующие сигналы, пересчитывает их с коэффициентом пересчета 3-5. Величина коэффициента пересчета определяется типом выполняемой в данный момент команды. В начале каждого машинного цикла микропроцессор формирует сигнал синхронизации (SYNC), который поступает на генератор тактовых импульсов. В генераторе тактовых импульсов с приходом сигнала SYNC формируется сигнал STSTB#, служащий для стробирования записи байта состояния SB процессора в регистр системного контроллера. Таким образом, в каждом машинном цикле МП формирует код типа текущего машинного цикла, который далее декодируется в системном контроллере. В результате декодирования кода типа машинного цикла формируется расширенный набор сигналов шины управления для управления памятью, устройствами ввода-вывода и прерываниями. Все сигналы имеют активным низкий уровень: MEMRD# строб-сигнал чтения памяти. MEMWR# строб-сигнал записи в память. IORD# строб-сигнал чтения УВВ (портов). IOWRC# строб-сигнал записи в УВВ (порты). INTA# сигнал подтверждения прерывания. Используется для стробирования чтения адреса подпрограммы обработки прерывания, например из контроллера прерывания КР580ВН59. Примечание: Символы #, / используют для указания низкого активного уровня. Вопросы и задания 2.39.Поясните процесс выполнения простейших команд MOV A,D; MOV C,M. 2.40.Выполните подробное пояснение выполнения команд LDA и LDAX. 2.41.Поясните процесс выполнения команды SHLD. 2.42.Каким образом осуществляется разделение адресных пространств памяти и портов. 2.43.Изобразите структурную схему МПС и поясните управление памятью, портами и прерываниями. 2..44.Поясните назначение байта состояния SB, формируемого МП в первом такте каждого машинного цикла. 2.45.Можно ли память стека расположить в отдельном адресном пространстве? 2.46.Поясните возможность МП осуществлять обмен данными с «медленной» памятью. 1 2 |