Микроэлектроника - Вариант 7. Вариант 7. Имеется схема на базе двоичного дешифратора на восемь выходов с тремя выходами стробирования &e d2 (рис. 1)
Скачать 141.85 Kb.
|
Задание 1 Вариант 7 Имеется схема на базе двоичного дешифратора на восемь выходов с тремя выходами стробирования &E D2 (рис.1). Обеспечив нормальную работу дешифратора, занести в таблицу 1 необходимые потенциалы на входах 4,5,6 и значения сигналов и потенциалов на выходных контактах схемы при заданных действующих сигналах и потенциалах на входах 1,2,3. . Таблица 1
Примечание: С1 – периодическая последовательность прямоугольных импульсов с уровнями ТТЛ. Решение Так как С1 - периодическая последовательность прямоугольных импульсов с уровнями ТТЛ, то учитывая комбинацию сигналов на адресных входах получим периодические последовательности С1 (1/0) на выходах 9 и 13, на остальных выходах будут «1». Дешифрация происходит только когда на входах Е1 и Е2 присутствуют напряжения низкого уровня (лог.0), а на входе Е3 – высокого (лог. 1). Чтобы на входе E3 получить высокий уровень напряжения, мы должны подать на вход 6 лог. 0 (потому что стоит инвертор Задание 2 Имеется схема на базе четырехразрядного сдвигового регистра D5 (рис.2). Здесь: вход D – последовательный вход данных; D0, D1, D2, D3 – четыре параллельных входа данных; С1 – тактовый вход для последовательного ввода данных; С2 – тактовый вход для параллельного ввода данных; РЕ – вход разрешения параллельной загрузки (при высоком уровне логического напряжения). 1 2 3 4 В табл.2 указаны потенциалы и сигналы ТТЛ, действующие на входах. Здесь: Сс – синхросигнал (F=25 МГц, Т=0,4 мкс); ОИ – одиночный тактовый импульс, поступающий на вход цифрового узла после установки исходной комбинации сигналов. Какие сигналы и (или) потенциалы будут действовать на выходных контактах схемы. Заполнить табл.2: Таблица2
Решение Изначально на входе PE присутствует лог. 1, следовательно вход последовательного ввода данных D отключен и безразлично, какой уровень на нем присутствует в этот момент (поэтому комбинацию на входах 1-4 мультиплексора закрасил красным). На выходе регистра появится сигнал «1010» с входов 11-14 (D0 – D3), он загрузится за один такт, так как загрузка параллельная. Далее на входе PE только лог. 0, поэтому безразлично какая информация будет присутствовать на входах параллельной загрузки D0 – D3 (закрасил красным комбинации с параллельных входов 11-14 регистра). Таким образом полностью четырехразрядное двоичное слово запишется в регистр при последовательной загрузке (по входу D) за четыре такта. Вначале «0» с входа 1, затем «1» с входа 2, «0» с входа 3 и «1» с входа 4. Получили при последовательной загрузке за 4 такта сигнал «0101» на выходе регистра, который каждый такт подавался на входы 1-4 мультиплексора. Задание 3 Имеется схема на базе двоично-десятичного реверсивного счетчика D2 (рис.3). Здесь D0, D1, D2, D3 – информационные входы для предварительной записи двоичного числа; V – вход разрешения записи информации (при низком уровне логического напряжения); С1 – вход прямого счета; С2 – вход обратного счета; R – вход сброса счетчика; Q0, Q1, Q2, Q3 – информационные выходы. Загрузить в счетчик двоичный код числа 3, а затем увеличить это число до 7 с помощью счетных импульсов. Ваши действия записать в таблицу состояний счетчика (табл.3). Таблица 3
Где | - импульсный перепад от 0 к 1, X – любой сигнал |