Главная страница
Навигация по странице:

  • Таблица 3.1.

  • Входы Выходы 8 4 2

  • Рисунок 3.1.

  • Таблица 3.2.

  • Рисунок 3.4.

  • Цифровые устройства. Что такое цифровые микросхемы. Виды цифровых микросхем


    Скачать 2.25 Mb.
    НазваниеЧто такое цифровые микросхемы. Виды цифровых микросхем
    АнкорЦифровые устройства.doc
    Дата22.09.2017
    Размер2.25 Mb.
    Формат файлаdoc
    Имя файлаЦифровые устройства.doc
    ТипДокументы
    #8922
    страница10 из 38
    1   ...   6   7   8   9   10   11   12   13   ...   38

    Глава 3

    Дешифраторы (декодеры)


    Декодеры (дешифраторы) позволяют преобразовывать одни виды бинарных кодов в другие. Например, преобразовывать позиционный двоичный код в линейный восьмеричный или шестнадцатеричный. Преобразование производится по правилам, описанным в таблицах истинности, поэтому построение дешифраторов не представляет трудностей. Для построения дешифратора можно воспользоваться правиламисинтеза логической схемы для произвольной таблицы истинности.

    Десятичный дешифратор (декодер)


    Рассмотрим пример построения дешифратора (декодера) из двоичного кода в десятичный. Десятичный код обычно отображается одним битом на одну десятичную цифру. Это классический пример, иллюстрирующий, что нулями и единицами описываются не только двоичные коды. В десятичном коде десять цифр, поэтому для отображения одного десятичного разряда требуется десять выходов дешифратора. Около каждого разряда десятичного кода подписана десятичная цифра, которую отображает логическая единица в этом разряде. Сигнал с этих выводов дешифратора можно подать на десятичный индикатор. В простейшем случае над светодиодом можно просто подписать индицируемую цифру. На входе дешифратора двоичный код записывается в соответствии с правилами двоичной системы счисления. Таблица истинности десятичного декодера приведена в таблице 3.1.

    Таблица 3.1. Таблица истинности десятичного декодера.

    Входы

    Выходы

    8

    4

    2

    1

    0

    1

    2

    3

    4

    5

    6

    7

    8

    9

    0

    0

    0

    0

    1

    0

    0

    0

    0

    0

    0

    0

    0

    0

    0

    0

    0

    1

    0

    1

    0

    0

    0

    0

    0

    0

    0

    0

    0

    0

    1

    0

    0

    0

    1

    0

    0

    0

    0

    0

    0

    0

    0

    0

    1

    1

    0

    0

    0

    1

    0

    0

    0

    0

    0

    0

    0

    1

    0

    0

    0

    0

    0

    0

    1

    0

    0

    0

    0

    0

    0

    1

    0

    1

    0

    0

    0

    0

    0

    1

    0

    0

    0

    0

    0

    1

    1

    0

    0

    0

    0

    0

    0

    0

    1

    0

    0

    0

    0

    1

    1

    1

    0

    0

    0

    0

    0

    0

    0

    1

    0

    0

    1

    0

    0

    0

    0

    0

    0

    0

    0

    0

    0

    0

    1

    0

    1

    0

    0

    1

    0

    0

    0

    0

    0

    0

    0

    0

    0

    1

    В соответствии с принципами построения схемы по произвольной таблице истинности получим схему декодера, реализующего таблицу истинности, приведённую в таблице 3.1. Эта схема приведена на рисунке 3.1.

     
    Рисунок 3.1. Принципиальная схема двоично-десятичного дешифратора (декодера).

    Как видно на этой схеме для реализации каждой строки таблицы истинности потребовалась схема "4И". Схема "ИЛИ" не потребовалась, так как в таблице истинности на каждом выходе присутствует только одна единица.

    Дешифраторы выпускаются в виде отдельных микросхем или используются в составе других микросхем. В настоящее время десятичные или восьмеричные дешифраторы используются в основном как составная часть других микросхем, таких как мультиплексорыдемультиплексорыПЗУ или ОЗУ.

    Условно-графическое обозначение микросхемы дешифратора на принципиальных схемах приведено на рисунке 3.2. На этом рисунке приведено обозначение двоично-десятичного дешифратора, полная внутренняя принципиальная принципиальная схема которого изображена на рисунке 3.1.

     
    Рисунок 3.2Условно-графическое обозначение двоично-десятичного дешифратора.

    Точно таким же образом можно получить принципиальную схему и для любого другого декодера (дешифратора). Наиболее распространены схемы восьмеричных и шестнадцатеричных дешифраторов. Для индикации такие дешифраторы в настоящее время практически не используются. В основном такие дешифраторы используются как составная часть более сложных цифровых модулей.

    Семисегментный дешифратор


    Для отображения десятичных и шестнадцатеричных цифр часто используется семисегментный индикатор. Изображение семисегментного индикатора и название его сегментов приведено на рисунке 3.

     
    Рисунок 3.3 Изображение семисегментного индикатора и название его сегментов.

    Для изображения на таком индикаторе цифры 0 достаточно зажечь сегменты a, b, c, d, e, f. Для изображения цифры '1' зажигают сегменты b и c. Точно таким же образом можно получить изображения всех остальных десятичных или шестнадцатеричных цифр. Все комбинации таких изображений получили название семисегментного кода.

    Составим таблицу истинности дешифратора, который позволит преобразовывать двоичный код в семисегментный. Пусть сегменты зажигаются нулевым потенциалом. Тогда таблица истинности семисегментного дешифратора примет вид, приведенный в таблице 3.2. Конкретное значение сигналов на выходе дешифратора зависит от схемы подключения сегментов индикатора к выходу микросхемы. Эти схемы мы рассмотрим позднее, в главе, посвящённой отображению различных видов информации.

    Таблица 3.2. Таблица истинности семисегментного декодера.

    Входы

    Выходы

    8

    4

    2

    1

    a

    b

    c

    d

    e

    f

    g

    0

    0

    0

    0

    0

    0

    0

    0

    0

    0

    1

    0

    0

    0

    1

    1

    0

    0

    1

    1

    1

    1

    0

    0

    1

    0

    0

    0

    1

    0

    0

    1

    0

    0

    0

    1

    1

    0

    0

    0

    0

    1

    1

    0

    0

    1

    0

    0

    1

    0

    0

    1

    1

    0

    0

    0

    1

    0

    1

    0

    1

    0

    0

    1

    0

    0

    0

    1

    1

    0

    0

    1

    0

    0

    0

    0

    0

    0

    1

    1

    1

    0

    0

    0

    1

    1

    1

    1

    1

    0

    0

    0

    0

    0

    0

    0

    0

    0

    0

    1

    0

    0

    1

    0

    0

    0

    0

    1

    0

    0

    В соответствии с принципами построения схемы по произвольной таблицы истинности, получим принципиальную схему семисегментного дешифратора (декодера), реализующего таблицу истинности, приведённую в таблице 2. На этот раз не будем подробно расписывать процесс разработки схемы. Полученная принципиальная схема семисегментного дешифратора приведена на рисунке 3.4.

     
    Рисунок 3.4. Принципиальная схема семисегментного дешифратора (декодера).

    Для облегчения понимания принципов работы схемы на выходе логических элементов "И" показаны номера строк таблицы истинности, реализуемые ими.

    Например, на выходе сегмента a логическая единица появится только при подаче на вход комбинации двоичных сигналов 0001 (1) и 0100 (4). Это осуществляется объединением соответствующий цепей элементом "2ИЛИ". На выходе сегмента b логическая единица появится только при подаче на вход комбинации двоичных сигналов 0101 (5) и 0110 (6), и так далее.

    В настоящее время семисегментные дешифраторы выпускаются в виде отдельных микросхем или используются в виде готовых блоков составе других микросхем. Условно-графическое обозначение микросхемы семисегментного дешифратора приведено на рисунке 3.5.

     
    Рисунок 3.5. Условно-графическое обозначение семисегментного дешифратора.

    В качестве примера семисегментных дешифраторов можно назвать такие микросхемы отечественного производства как К176ИД3. В современных цифровых схемах семисегментные дешифраторы обычно входят в состав больших интегральных схем.
    1   ...   6   7   8   9   10   11   12   13   ...   38


    написать администратору сайта