Главная страница
Навигация по странице:

  • «МИРЭА – Российский технологический университет» РТУ МИРЭА

  • = ∑(11,12,13); такты F1 = (2-4); такты F2 = ( 7- 9); Ксч = 10; Fгни = 4,0 кГц »

  • Курсовой проект выполняется студентом в следующем объеме: Техническое заданиеI Пояснительная записка

  • 1 Разработка структурной схемы проектируемого устройства

  • 4 Разработка принципиальной электрической схемы проектируемого узла 5 Расчетная часть 6 Разработка печатной платы

  • Лист 4

  • Курсовой по цифровой схемотехнике. Курсовой проект Слёзкин (1). Разработка схемной реализации цифрового устройства с временным разделением сигналов с входными параметрами F1 (0,2,4,6,8,10) F2 (1,3,5,7) Fбн (11,12,13) такты F1 (24) такты F2 (79) Ксч 10 Fгни 4,0 кГц


    Скачать 2.94 Mb.
    НазваниеРазработка схемной реализации цифрового устройства с временным разделением сигналов с входными параметрами F1 (0,2,4,6,8,10) F2 (1,3,5,7) Fбн (11,12,13) такты F1 (24) такты F2 (79) Ксч 10 Fгни 4,0 кГц
    АнкорКурсовой по цифровой схемотехнике
    Дата12.09.2022
    Размер2.94 Mb.
    Формат файлаdocx
    Имя файлаКурсовой проект Слёзкин (1).docx
    ТипТехническое задание
    #673912
    страница1 из 6
      1   2   3   4   5   6



    МИНОБРНАУКИ РОССИИ

    Федеральное государственное бюджетное образовательное учреждение

    высшего образования

    «МИРЭА – Российский технологический университет»

    РТУ МИРЭА

    Колледж приборостроения и информационных технологий
    КУРСОВОЙ ПРОЕКТ

    СПЕЦИАЛЬНОСТЬ 09.02.01

    Компьютерные системы и комплексы

    на тему:

    «Разработка схемной реализации цифрового устройства с временным разделением сигналов с входными параметрами F1 = ∑(0,2,4,6,8,10); F2 = ∑(1,3,5,7); Fбн = ∑(11,12,13); такты F1 = (2-4); такты F2 = (7-9); Ксч = 10; Fгни = 4,0 кГц»

    Выполнил студент

    Группы ЩККО-02-17

    Слёзкин А.С

    подпись ФИО студента

    Руководитель

    И.Ю. Егоренков

    подпись ФИО руководителя
    Руководитель

    Д.О. Будько

    подпись ФИО руководителя

    Москва 2020
    ТЕХНИЧЕСКОЕ ЗАДАНИЕ

    1. «Разработка схемной реализации цифрового устройства с временным разделением сигналов с входными параметрами F1 = ∑(0,2,4,6,8,10); F2 = ∑ (1,3,5,7); Fбн = ∑(11,12,13); такты F1 = (2-4); такты F2 = (7-9); Ксч = 10; Fгни = 4,0 кГц » 

    2. Срок сдачи студентом законченной работы 25 апреля 2020 года

    3. F1 = ∑(0,2,4,6,8,10); F2 = ∑ (1,3,5,7); Fбн = ∑(11,12,13); такты F1 = (2-4); такты F2 = (7-9); Ксч = 10; Fгни = 4,0 кГц

    4. Содержание пояснительной записки:

    4.1 Выбор и обоснование функциональной схемы устройства

    4.2 Минимизация логической функции по единичным и нулевым значениям

    4.3 Схемная реализация логических функций в базисах И-НЕ, И-ИЛИ-НЕ

    4.4 Выбор оптимальной структуры комбинационной схемы

    4.5 Синтез и расчет устройства тактовых интервалов

    4.6 Расчет быстродействия и потребляемой мощности устройства

    4.7 Проект печатной платы устройства

    1. Графический материал

    2. Дата выдачи задания 01 марта 2020 года


    ЗАДАНИЕ

    на курсовой проект

    студенту 3 курса группы ЩККО-02-17 (КС-32)

    по специальности 09.02.01

    Компьютерные системы и комплексы

    Слёзкину Артёму Сергеевичу

    ТЕМА ЗАДАНИЯ: «Разработка схемной реализации цифрового устройства с временным разделением сигналов с входными параметрами F1 = ∑(0,2,4,6,8,10); F2 = ∑ (1,3,5,7 ); Fбн = ∑(11,12,13); такты F1 = (2-4); такты F2 = (7-9); Ксч = 10; Fгни = 4,0 кГц»

    Курсовой проект выполняется студентом в следующем объеме:
    Техническое задание
    I Пояснительная записка

    Введение

    Анализ технического задания

    1 Разработка структурной схемы проектируемого устройства

    2 Разработка функциональной схемы проектируемого устройства

    2.1 Исследование способов минимизации логических функций

    2.2 Синтез и обоснование выбора функциональных схем узлов разрабатываемого устройства

    2.3 Описание работы общей функциональной схемы разрабатываемого устройства

    3 Выбор элементной базы для разрабатываемого устройства

    4 Разработка принципиальной электрической схемы проектируемого узла

    5 Расчетная часть

    6 Разработка печатной платы

    6.1 Технология изготовления печатной платы

    6.2 Конструкция печатной платы для разрабатываемого устройства

    Заключение

    Список использованных источников

    II Графическая часть проекта

    Лист 1 Структурная схема

    Лист 2 Функциональная схема

    Лист 3 Электрическая принципиальная схема

    Лист 4 Спецификация

    Приложения
    Дата выдачи 01.03.2020

    Срок окончания 25.04.2020
    Председатель ПЦК Компьютерных и

    инфокоммуникационных систем ____________ А.В. Беседин

    Руководители курсового проекта ____________ Д.О. Будько

    ____________ И.Ю. Егоренков



    СОДЕРЖАНИЕ
      1   2   3   4   5   6


    написать администратору сайта