Главная страница

Курс лекций ТДУ АТ. Курс лекций для студентов специальности 190401 Электроснабжение железных дорог


Скачать 1.39 Mb.
НазваниеКурс лекций для студентов специальности 190401 Электроснабжение железных дорог
АнкорКурс лекций ТДУ АТ.doc
Дата26.12.2017
Размер1.39 Mb.
Формат файлаdoc
Имя файлаКурс лекций ТДУ АТ.doc
ТипКурс лекций
#13003
страница18 из 21
1   ...   13   14   15   16   17   18   19   20   21

5.2. Синхронный RS-триггер


Синхронный RS-триггер получается добавлением входной логики к схеме асинхронного RS-триггера. Чтобы триггер переключался от сигналов управляющих входов только при наличии разрешающего сигнала на входе синхронизации, входная логика должна быть выполнена на элементах И. Рассмотрим таблицу переходов синхронного RS-триггера с прямыми входами R, S и С (таблица 5.2).

Таблица 5.2

Таблица переходов синхронного RS-триггера

С

R

S

Qn

Qn+1

1



0

0

0

1

0

1

0

1

1

1

0

1

0

1

0



1

1

0



0

0

0

0

0

1

0

0

0

1

0

1

1

0

0



1

1

Примечание: «» сигнал может принимать любое значение 0 или 1

Когда на входе С сигнал активный (логическая 1), триггер переключается по сигналам входов R и S. Когда на входе С логический 0, триггер находится в режиме хранения информации. Следует отметить, что при активном сигнале на входе С на входы R и S нельзя одновременно подавать активные сигналы. Состояние триггера при этом будет непредсказуемо. Схема и временная диаграмма работы синхронного RS-триггера представлены на рис. 5.4.


а
)

б
)

Рис. 5.4. Схема синхронного RS-триггера на элементах 2И-НЕ (а) и временная диаграмма работы (б)

Условное графическое обозначение синхронного RS-триггера представлено на рис. 5.5. Следует отметить, что синхронный RS-триггер является основой для построения более сложных триггерных схем. Отдельно синхронный RS-триггер в составе микросхем не выпускается.





Рис. 5.5. Условное графическое обозначение синхронного RS-триггера

5.3. D-триггер


Схема D-триггера строится на основе синхронного RS-триггера. Поскольку на входы R и S RS-триггера нельзя одновременно подавать активные сигналы, то для выполнения этого условия достаточно установить инвертор. Получится информационный вход D (вход данных), сигнал с которого (логический 0 или логическая 1) будут перенесены на прямой выход триггера по активному сигналу входа синхронизации. Рассмотрим таблицу переходов D-триггера с прямыми входами D и С (таблица 5.3).

Таблица 5.3

Таблица переходов D-триггера

С

D

Qn

Qn+1

1

0

0

0

1

1

0

1

1

0

1

0

1

1

1

1

0

0

0

0

0

1

0

0

0

0

1

1

0

1

1

1

Схема и временная диаграмма работы D-триггера представлены на рис. 5.6.

а
)

б
)

Рис. 5.6. Схема D-триггера на элементах 2И-НЕ (а) и временная диаграмма работы (б)

В составе микросхем ТТЛ и КМОП имеется большое число различных типов D-триггеров, которые отличаются наличием или отсутствием дополнительных асинхронных входов R и S. Например, микросхемы К155ТМ5 и К155ТМ7 не содержат асинхронных входов; микросхемы К155ТМ2 и К561ТМ2 содержат два асинхронных входа R и S, а микросхема К561ТМ1 – только один асинхронный вход R. Асинхронные входы имеют приоритет над сигналом информационного входа D и сигналом синхронизации входа С. Условное графическое обозначение различных типов D-триггеров представлено на рис. 5.7.





а)

б
)

Рис. 5.7. Условное графическое обозначение D-триггера:

а – без асинхронных входов; б – с асинхронными входами R и S

Следует отметить, что некоторые из вышеперечисленных микросхем D-триггеров реагируют на перепад логических уровней входа синхронизации. Принцип работы таких схем будет рассмотрен ниже.
1   ...   13   14   15   16   17   18   19   20   21


написать администратору сайта