Микроэлектроника
Скачать 3.37 Mb.
|
Т Наиболее просто эта функция реализуется на микросхеме К155ЛР3 (рис. 3.9, в). Хотя бы на один из входов неиспользуемого элемента И надо подать логический 0, так как неподключенный вход ТТЛ ведет себя как вход с уровнем логической 1. Пример 3.7. В трехэтажном доме лестничная клетка освещается одной общей лампочкой. На каждом этаже есть выключатели: S1, S2, S3. Спроектировать устройство включения и выключения освещения любым из выключателей, независимо от положения остальных. Решение. Пусть А, В и С - сигналы на входе логической части устройства (замкнутому контакту выключателя соответствует уровень логического 0, а разомкнутому - уровень логической 1), F - сигнал на выходе логической части устройства (F=0, когда лампа горит). Заполним таблицу истинности, связывающую эти переменные (рис. 3.10, а). Запишем выходную функцию в СДНФ и попытаемся ее минимизировать, проводя простейшие преобразования полученной функции: или . Логическая часть устройства (рис. 3.10, б) реализована на микросхеме DD1 (К155ЛП5). В корпусе этой микросхемы размещено четыре элемента “Исключающее ИЛИ”. Последовательно с осветительной лампой включен симистор VD3 (ТС 122-25-4 или КУ208Г), который управляется оптронными парами VD1, VD2 (АОУ103А1). Ток через светодиоды пар выбран равным 10 мА (максимально допустимый ток в выходной цепи логического элемента в состоянии логического нуля – 16 мА).
Идея мажоритарного резервирования – построение устройства, от которого требуется высокая надежность, в виде трех идентичных устройств, выходные сигналы которых объединяются с помощью мажоритарных элементов. В этом случае выход из строя одного из устройств не приведет к появлению неправильных сигналов на выходе мажоритарного элемента, так как они будут определяться сигналами двух исправных устройств. Если каждое из устройств разбить на несколько блоков, между которыми встроить мажоритарные элементы, можно еще более повысить надежность устройства в целом. Для систем мажоритарного резервирования специально разработана микросхема КР1533ЛП3 (рис. 3.11), которая содержит три мажоритарных элемента, имеющих дополнительный вход управления ЕС. При ЕС=0 выходной сигнал каждого элемента равен 1 в случае, если не менее, чем на двух из трех входов А, В, С действует единичный сигнал. При ЕС=1 на выход проходит сигнал со входа С независимо от сигналов на других входах.
4.1. Классификация логических элементов Для современной схемотехники характерно широкое использование базисов И-НЕ и ИЛИ-НЕ. Для их реализации логические элементы строят, как правило, из двух частей: части схемы, выполняющей операции И или ИЛИ (так называемой входной логики), и инвертора, выполняющего операцию НЕ. Входная логика может быть выполнена на различных полупроводниковых элементах: диодах, биполярных и полевых транзисторах. В зависимости от вида полупроводниковых элементов, применяемых для изготовления входной логики и инверторов, различают:
В следующих параграфах будет рассмотрено устройство и работа базовых элементов ТТЛ, ТТЛШ, ЭСЛ и КМОП, как имеющих в настоящее время наиболее широкое применение. 4.2. Базовый элемент ТТЛ Транзисторно-транзисторная логика (ТТЛ) малой степени интеграции появилась на первом этапе развития интегральной схемотехники (1969 – 1985 гг.). Эти схемы характеризуются хорошими электрическими параметрами, удобны в применении, обладают большим функциональным разнообразием. Отечественная промышленность выпускала микромощную серию 134 и стандартные серии 133, 155 (аналоги зарубежных SN54, SN74). Простейший логический элемент ТТЛ строится на базе многоэмиттерного транзистора VTm, выполняющего функцию И для сигналов, подаваемых на его эмиттеры, и транзисторного ключа VT1, выполняющего функцию НЕ (рис. 4.1, а). Если на всех входах высокие уровни напряжения (А=1 и В=1), закрыты эмиттерные переходы VTm, открывается переход база-коллектор этого транзистора и ток I открывает и насыщает ключевой транзистор VT1, формируя на выходе низкий уровень напряжения (F=0). При низком уровне сигнала на любом из входов ток Iпереключается в выходную цепь источника сигнала, закрывая VT1. При этом F=1. Таким образом, схема реализует таблицу истинности элемента 2И-НЕ. Для повышения экономичности и быстродействия выходной ключ выполняют по схеме сложного инвертора (рис. 4.1, б). При А=В=1 открыты транзисторы VT2, VT1 (транзистор VT3 закрыт) и емкость нагрузки Сн быстро разряжается через сопротивление открытого ключа VT1. Для любой другой комбинации входных сигналов емкость нагрузки имеет возможность быстро зарядиться до высокого уровня напряжения через низкое выходное сопротивление эмиттерного повторителя VT3 (VT2 и VT1 закрыты). Собственное потребление тока в выходной цепи отсутствует как при логическом нуле на выходе (закрыт VT3), так и при логической 1 на выходе (закрыт VT1). В этом отношении сложный инвертор на биполярных транзисторах подобен инвертору на КМОП-транзисторах. Для повышения помехоустойчивости эмиттеры VTm часто соединяют с корпусом через диоды, запертые для входных сигналов положительной полярности. Они открываются только при отрицательной полярности импульсов, которые могут возникать при переходных процессах в схеме. Описанный элемент имеет так называемый стандартный выход с нагрузочной способностью . Функциональные возможности элемента могут быть расширены за счет подключения логического расширителя, а также за счет придания выходу таких особенностей, как выход с открытым коллектором, выход с открытым эмиттером, выход с Z-состоянием. 4.3. Логический расширитель В схеме логического расширителя (рис. 4.2, а) задействованы лишь элементы RБ, VTm и VT2 базовой схемы. Логические расширители (например, К155ЛД1) используются совместно с другими логическими элементами (например, К155ЛР3 или К155ЛР1), имеющими соответствующие входы К и Э (см. точки К и Э базовой схемы ТТЛ). При подключении логического расширителя к базовой схеме логического элемента И-НЕ (рис. 4.2,б) формируется элемент двухступенчатой логики И-ИЛИ-НЕ. 4.4. Элемент с открытым коллектором В элементе с открытым коллекторным выходом (рис. 4.3, а) VT3 и VD1 отсутствуют. Вместо них подключают элементы автоматики (обмотки реле) или индикации (например, светодиод). Такие элементы допускают гальваническое объединение выходов. Пример применения логического элемента с открытым коллекторным выходом (микросхема К155ЛА8) показан на рис. 4.3, б. Логические элементы с открытым коллектором позволяют осуществлять непосредственное соединение (пайку) между собой выводов нескольких микросхем. При этом обеспечивается реализация дополнительной логической функции. На выходе F реализуется логическая функция – монтажное И, т.е. логическая единица на выходе F появится только тогда, когда заперты все выходные транзисторы элементов, коллекторы которых подключены к резистору R. 4.5. Элемент с Z-состоянием на выходе Схема с открытым коллектором имеет существенный недостаток - переход в высокоомное (единичное) состояние происходит из-за влияния паразитных емкостей всегда медленнее, чем переход в низкоомное (нулевое). Вместо элементов с открытым коллектором лучше использовать элементы с тремя состояниями на выходе (рис. 4.4). При высоком уровне на входе EZ выход переходит в третье (высокоимпедансное) состояние. При EZ=0 схема работает как обычный элемент И-НЕ. В Z-состоянии закрыты все три транзистора базовой схемы.
Широко распространенные серии ИМС, как правило, содержат в одном корпусе несколько логических элементов: четыре ЛЭ типа 2И или 2И-НЕ, три ЛЭ типа 3И или 3И-НЕ, два – 4И или 4И-НЕ и один восьмивходовой ЛЭ И-НЕ. При практической реализации принципиальной схемы возникают ситуации, когда не все входы оказываются задействованы и встает вопрос о том, как правильно распорядиться ими. Неиспользованные ЛЭ рекомендуется включать так, чтобы их выходы имели высокий потенциал, для чего на входы элементов И-НЕ, ИЛИ-НЕ подают уровень лог. 0 (заземляют). При этом уменьшается рассеиваемая мощность, а сами выходы можно использовать в качестве лог. 1 для входов других ЛЭ. Незадействованные входы одного логического элемента используют следующим образом: – объединяют с другими входами ЛЭ, учитывая что при этом возрастает нагрузка на источник сигнала и увеличивается входная емкость; – если на неиспользованном входе должен быть уровень лог. 0, то данный вход можно просто заземлить. Если на неиспользованном входе должен быть уровень лог. 1, то этот вход можно подключить к выходу другого ЛЭ, на котором постоянно установлен высокий уровень 2,43,6 В, либо через резистор 12 кОм можно подключить к источнику питания до 20 неиспользуемых входов. Формально такой вход можно оставить свободным, однако при этом снижается помехоустойчивость ЛЭ, поскольку на него наводятся сигналы помех. Особое внимание следует уделить фильтрации питания по низкой и высокой частоте. Рекомендуется у каждой ИМС ставить высокочастотный керамический конденсатор 0,010,1 мкФ, а на шину питания электролитический конденсатор емкостью в нескольких десятков микрофарад. Замечания к обозначениям логических элементов, выполняемых в соответствии с требованиями ГОСТ 2. 743 – 82. 1. Все входы и выходы, имеющие определенное функциональное назначение, должны обозначаться латинскими буквами, взятыми из английских слов, отражающих данное функциональное назначение. 2. Буквенные обозначения, указанные на левом и правом дополнительных полях, должны быть без инверсий. Инверсные входные и выходные сигналы обозначаются указателем инверсии (кружок), который указывает, кроме того, активный уровень входных и выходных сигналов, имеющих строго определенное функциональное назначение. 4.7. Базовый элемент ТТЛШ Базовый элемент ТТЛШ выполняется подобно элементу ТТЛ, но коллекторные переходы транзисторов зашунтированы диодами Шоттки. Диоды Шоттки исключают насыщение транзисторов, поэтому схемы ТТЛШ свободны от недостатков, связанных с рассасыванием избыточных зарядов и позволяют существенно повысить быстродействие по сравнению с ТТЛ-логикой. В маломощных микросхемах ТТЛШ высокое быстродействие сочетается с умеренным потреблением мощности. Вместо многоэмиттерного транзистора в таких ИМС, как в ДТЛ, используются диоды Шоттки (рис. 4.5). 4.8. Базовая схема ЭСЛ Эмиттерно-связанная логика. Элементы ЭСЛ являются основной базой для микросхем сверхвысокого быстродействия. Для уменьшения задержек переключения транзисторы в элементах ЭСЛ не насыщаются. Уменьшению задержек способствует также уменьшение логического перепада и использование эмиттерных повторителей для ввода и вывода сигналов (рис. 4.6). Элемент ЭСЛ реализует переключение тока I0. При закрытых VT1 и VT2 (A=B=0) ток I0 течет через транзистор VT3. Для этого на базу VT3 подается постоянное опорное напряжение Uоп. На коллекторе транзистора VT3 за счет падения напряжения на резисторе Rк формируется низкий потенциал, который повторяется на выходе (уровень логического нуля). При подаче высокого уровня (логической 1) на базу хотя бы одного из транзисторов VT1 или VT2, ток I0 течет через них, а транзистор VT3 закрыт и его высокий потенциал формирует на выходе логическую 1. Следовательно, элемент ЭСЛ на выходе реализует функцию ИЛИ. На выходе эмиттерного повторителя, подключенного к коллектору транзисторов VT1 и VT2, можно реализовать логическую функцию ИЛИ-НЕ. Напряжение питания ЭСЛ обычно выбирается равным -5,2 В, уровню логической 1 соответствует напряжение -0,8 В, а уровню логического нуля -1,7 В. Несмотря на малые значения времени переключения импульсные помехи в цепях питания незначительны, так как потребление тока в этой схеме не изменяется при ее переключении. 4.9. Базовые элементы КМОП Л огические элементы КМОП (например, серии КР1564) строятся на комплементарных парах полевых транзисторов с изолированным затвором с индуцированными n- и p-каналами (рис. 4.7). Общая закономерность построения таких структур состоит в том, что параллельное соединение одного типа транзисторов сопровождается последовательным соединением транзисторов противоположного типа. Транзисторы с проводимостью n-типа открываются при единичном сигнале на затворе, с проводимостью р-типа – при логическом нуле на затворе. Так как любой из входных сигналов (А или В) подается на пару транзисторов разного типа, ток в цепи источника питания Е отсутствует. Элемент КМОП характеризуется очень низкой статической мощностью потребления. На комплементарной паре транзисторов строятся также двунаправленные ключи (рис. 4.8). При W=1 ключ замкнут (между точками X и Y сопротивление примерно 100 Ом), при W=0 – разомкнут. Такие ключи используются для коммутации не только цифровых, но и аналоговых сигналов. Их добавление к выходам обычного логического элемента обеспечивает ему третье состояние (состояние разомкнутого выхода), в которое он переходит при W=0. 4.10. Основные характеристики логических элементов Интегральные микросхемы малой и средней степени интеграции изготавливают на основе всех рассмотренных технологий. Основными техническими параметрами логических элементов являются быстродействие, потребляемая мощность, помехоустойчивость, нагрузочная способность, уровни напряжения, соответствующие лог. 0 или лог. 1. Познакомимся с ними, анализируя характеристики инвертора (элемента НЕ, рис. 4.9, а). В справочниках приводится диапазон напряжений, соответствующих уровню логического нуля (Uвх0, Uвых0) и единицы (Uвх1, Uвых1). На рис. 4.8,б показана передаточная характеристика инвертора. При определенном входном напряжении происходит переключение ЛЭ. Обозначены отрезки, характеризующие допустимую величину помехи на входе при низком (Uпом0) и высоком (Uпом1) уровне Uвх. Наименьшая из них приводится в справочниках, характеризуя статическую помехоустойчивость ЛЭ. При подаче на вход инвертора импульса Uвх выходной сигнал оказывается задержанным на время задержки (рис. 4.9, в). Задержка обусловлена инерционными свойствами транзисторов и перезарядом паразитных емкостей (в основном емкостью нагрузки Сн). Потребляемая мощность Рср определяется как среднее арифметическое значение мощностей, потребляемых ЛЭ в состояниях лог. 0 и лог. 1 на выходе. Она существенно зависит от частоты входного сигнала. Зависимость Рср=F(f) можно снять, подавая на вход инвертора с генератора прямоугольные импульсы со скважностью, равной двум (рис. 4.9, г). Рср определяется как сумма статической (Рст) и динамической (Рдин) составляющих. Рдин=СU2f возрастает пропорционально частоте, где U – величина логического перепада (U=Uвых1-Uвых0). Нагрузочная способность n характеризует число входов аналогичных ЛЭ, которое можно подключить к выходу данного без нарушения его нормального функционирования. Проводя сравнительный анализ различных типов ИМС, можно отметить, что элементы ТТЛ характеризуются средним быстродействием. Им на смену пришли элементы ТТЛШ повышенного быстродействия и более экономичные. Самыми экономичными являются элементы КМОП. Самыми быстродействующими являются элементы ЭСЛ, но они потребляют большую мощность от источника питания и работают от источника с отрицательной полярностью напряжения питания, хотя и в формате положительной логики. Основные параметры микросхем серий К155 (ТТЛ), К555 (маломощная ТТЛШ), КР1533 (усовершенствованная маломощная ТТЛШ), КР531 (быстродействующая ТТЛШ) приведены в таблице 4.1. Таблица 4.1 Основные параметры серий ТТЛ и ТТЛШ
Основные характеристики микросхем КМОП (серии 564, К1564): Напряжение питания, В…….……………..…………………….…...3 – 15 Мощность, потребляемая в статическом режиме, мкВт/ корпус ……0,1 при F= 1 МГц, Е= 10 В, СНАГР = 50 пФ .……..……………………...…20 Помехоустойчивость по входам, В …………………….. не менее 0,3 Е Средняя задержка распространения сигнала на один логический элемент при СНАГР = 15 пФ, Е = 5 В, нс………………..…60 4.11. Примеры микросхем логических элементов На рис. 4.10 приведены УГО некоторых логических элементов. Корпус микросхем логических элементов имеет, как правило, 14 выводов. Два вывода служат для подключения к источнику питания, а 12 – являются входами и выходами ЛЭ. Нумерация выводов – против часовой стрелки, начиная с метки (ключа) в виде углубления на корпусе. Многие серии цифровых интегральных микросхем включают шинные формирователи. Так иначе называют буферные элементы с тремя состояниями на выходе (рис. 4.11). Основное назначение таких микросхем –поочередная подача на одну магистраль сигналов от различных источников. Причем благодаря большой нагрузочной способности микросхем магистраль может иметь большую емкость и большое число подключенных к ней нагрузок и источников сигналов. Н а рис. 4.11, а показано УГО ИМС восьмиразрядного двунаправленного приемопередатчика К555АП6. Вход управления BS (Bus State – состояние шины) служит для изменения направления передачи данных, вход управления ОЕ служит для перевода шин АN и ВN в третье состояние. При BS==0 передача данных идет справа налево, т.е. ВN являются входами, АN – выходами. При BS = 1, = 0 данные АN являются входными, ВN – выходными. При =1, независимо от состояния входа управления BS, обе шины находятся в состоянии Z. Рис. 4.11, б показывает УГО ИМС четырехразрядного приемопередатчика с двумя однонаправленными (DI – DB, DB – DO) и одной двунаправленной (DB) шинами. Вход управления BSопределяет направление обмена данными, вход управления ОЕ служит для перевода шин DO (Data Output – выходные данные) и DB(Data Bus Bidirectional – двунаправленная шина) в третье состояние. При BS=0 выход буфера DD2 разомкнут и передача данных происходит от А к В через буфер DD1. При BS=1 данные передаются от В к А через буфер DD2. В микросхеме К589АП26 передача сигнала в обоих направлениях сопровождается его инвертированием. |